8K4Kビデオ

V-by-One HS IPコア
[TIP-VBY1HS-PROJ]

製品画像

V-by-One HS規格に対応したIPコア

V-by-One®HSはこれまで以上に高いフレーム速度と高解像度を必要とするフラットパネル・ディスプレイ市場の要求に応えるために、ザインエレクトロニクス社(THine Electronics, Inc.)によって開発された標準規格です。
東京エレクトロンデバイスが提供するザイリンクス社FPGA向け本IPコアを採用することにより、機器内のケーブル数、開発コスト、および開発期間の大幅な削減が実現可能となります

ダウンロード

※購入後に提供されるドキュメント類はTED Support Web内の購入者専用WEBページよりダウンロード

仕様・特徴

特徴
  • 機器内における高速ビデオ信号の伝送に最適
  • データレーン当り3.75Gbps(実効速度:3Gbps)までの伝送速度
  • スクランブル処理とクロック・データ・リカバリ(CDR)によるEMIの削減
  • 従来の伝送システムにおけるクロックとデータ間のスキュー問題をCDRにより解決
コアスペック
  • Kintex-7 FPGAの場合、データレーン当り3.75Gbpsまでの伝送速度
  • 1、2、4、および8データレーンに対応(16、32データ・レーン対応の受託開発でのカスタマイズ可能)
  • スウィング幅、プリエンファシス機能の柔軟な設定が可能
  • 柔軟なインプリメントとパッケージ互換
サポートFPGA Kintex UltraScale(GTH)
Virtex-7(GTH)
Kintex-7(GTX)
Artix-7(GTP)

各解像度と動作仕様

解像度 リフレッシュ速度
(画素クロック)
カラービット幅 データレーン数
HD 60Hz(74.25MHz) 18/24/30/36bit 1
120Hz(148.5MHz) 18/24/30/36bit 2
240Hz(297MHz) 18/24/30/36bit 4
Full-HD 60Hz(148.25MHz) 18/24/30/36bit 2
120Hz(297MHz) 18/24/30/36bit 4
240Hz(594MHz) 8/24/30/36bit 8
4K2K 60Hz(594MHz) 18/24/30/36bit 8
120Hz(1188MHz) 18/24/30/36bit 16
240Hz(2376MHz) 18/24/30/36bit 32

製品ブロック図

製品ブロック図

リンク・システム図

リンク・システム図

ロジックリソース

(Kintex-7 FPGAの場合)

LANEs MGT FFs LUTs BRAM MMCMs BUFGs
TX 1 1 1200 700 5 1 5
2 2 2200 1300 10 1 5
4 4 4800 2800 20 1 5
8 8 8200 4400 40 1 5
16 16 17000 9000 80 1 5
RX 1 1 1300 480 2 1 5
2 2 2500 900 10 1 5
4 4 5000 1500 20 1 5
8 8 9800 3500 16 1 5
16 16 20000 7000 32 1 5

オーダーインフォメーション

型名 納品物 備考
プロジェクトライセンス
TIP-VBY1HS-PROJ
■V-by-One HS IP コア
  (プロジェクトライセンス)

ドキュメント*1
・ユーザーマニュアル
*1)ドキュメント類はTED Support Web内の購入者専用WEBページよりダウンロード

関連製品