1. HOME
  2. 製品・サービス
  3. 評価ボード・IPコア
  4. V-by-One HS IPコア (ザイリンクス FPGA 対応)

製品・サービス

評価ボード・IPコア V-by-One HS IPコア (ザイリンクス FPGA 対応)

拡大表示

V-by-One®HSはこれまで以上に高いフレーム速度と高解像度を必要とするフラットパネル・ディスプレイ市場の要求に応えるために、ザインエレクトロニクス社(THine Electronics, Inc.)によって開発された標準規格です。
東京エレクトロンデバイスが提供するザイリンクス社 FPGA用 V-by-One HS IPコアを採用することにより、機器内のケーブル数、開発コスト、および開発期間の大幅な削減が実現可能です 。

製品仕様・特徴

特徴 機器内における高速ビデオ信号の伝送に最適
データレーン当り3.75Gbps(実効速度:3Gbps)までの伝送速度
スクランブル処理とクロック・データ・リカバリ(CDR)によるEMIの削減
従来の伝送システムにおけるクロックとデータ間のスキュー問題をCDRにより解決
コアスペック Kintex-7 FPGAの場合、データレーン当り3.75Gbpsまでの伝送速度
1、2、4、および8データレーンに対応(16、32データ・レーン対応の受託開発でのカスタマイズ可能)
スウィング幅、プリエンファシス機能の柔軟な設定が可能
柔軟なインプリメントとパッケージ互換
サポートFPGA Kintex UltraScale(GTH)
Virtex-7(GTH)
Kintex-7(GTX)
Artix-7(GTP)

製品ブロック図

解像度・動作仕様

解像度 リフレッシュ速度
(画素クロック)
カラービット幅 データレーン数
HD 60Hz(74.25MHz) 18/24/30/36bit 1
120Hz(148.5MHz) 18/24/30/36bit 2
240Hz(297MHz) 18/24/30/36bit 4
Full-HD 60Hz(148.25MHz) 18/24/30/36bit 2
120Hz(297MHz) 18/24/30/36bit 4
240Hz(594MHz) 8/24/30/36bit 8
4K2K 60Hz(594MHz) 18/24/30/36bit 8
120Hz(1188MHz) 18/24/30/36bit 16
240Hz(2376MHz) 18/24/30/36bit 32

リンク・システム図

オーダーインフォメーション

製品型番 プロジェクトライセンス
TIP-VBY1HS-PROJ
納品物 V-by-One HS IP コア(プロジェクトライセンス)
ユーザーマニュアル
備考 ドキュメント類はTED Support Web内の購入者専用WEBページよりダウンロード
資料ダウンロード

購入後にダウンロードいただけます。
※ご購入後に提供されるドキュメント類はTED Support Web内の
購入者専用WEBページよりダウンロード可能です。

お問い合わせ

お気軽にお問い合わせください。

ご購入後の技術的な
お問い合わせ

TED Support Webについて

お見積り・資料請求・
技術的なお問い合わせ等

PAGE TOP